正文内容 评论(0

X3D终极形态!AMD竟要堆叠L2缓存:能效延迟双重飞跃
2026-01-16 10:30:41  出处:快科技 作者:黑白 编辑:黑白     评论(0)点击可以复制本篇文章的标题和链接复制对文章内容进行纠错纠错

快科技1月16日消息,在堆叠L3缓存的3D V-Cache技术助其统治游戏CPU市场后,AMD并未止步。

近日,AMD公布了一篇名为《均衡延迟堆叠缓存》(Balanced Latency Stacked Cache)的研究论文(专利号US20260003794A1),揭示了其在缓存架构上的下一个计划:堆叠L2缓存。

X3D终极形态!AMD竟要堆叠L2缓存:能效延迟双重飞跃

目前的3D V-Cache主要是通过在核心上方或下方堆叠额外的L3缓存来提升性能,而新专利显示,AMD正在探索将堆叠技术引入距离CPU核心更近、响应更快的L2缓存。

X3D终极形态!AMD竟要堆叠L2缓存:能效延迟双重飞跃

示例图显示,AMD设想了一种多层堆叠结构,基础层连接计算核心与缓存模块,上方可继续叠加多层缓存Die,例如通过四组512KB区域组成的2MB L2模块,甚至可以进一步扩展至4MB。

X3D终极形态!AMD竟要堆叠L2缓存:能效延迟双重飞跃

堆叠方法利用了与3D V-Cache相同的原理,通过硅通孔(TSV)将L2/L3堆叠连接到基础芯片和计算复合体,配置在堆叠缓存系统的中心垂直方向,CCC控制数据输入和输出。

X3D终极形态!AMD竟要堆叠L2缓存:能效延迟双重飞跃

在论文中,AMD使用平面1 MB和2 MB L2缓存配置作为示例指出,平面配置的1 MB L2缓存的典型延迟为14个周期,而堆叠的1 MB L2缓存的延迟为12个周期。

这表明堆叠L2缓存不仅可以提供更高的容量,还可以实现与典型平面方法相似或更好的周期延迟,此外AMD还提到,这种架构具有明显的节省功耗优势。

【本文结束】如需转载请务必注明出处:快科技

责任编辑:黑白

文章内容举报

  • 支持打赏
  • 支持0

  • 反对

  • 打赏

文章价值打分

当前文章打分0 分,共有0人打分
  • 分享好友:
  • |
本文收录在
#AMD#缓存#CPU

  • 热门文章
  • 换一波

  • 好物推荐
  • 换一波

  • 关注我们

  • 微博

    微博:快科技官方

    快科技官方微博
  • 今日头条

    今日头条:快科技

    带来硬件软件、手机数码最快资讯!
  • 抖音

    抖音:kkjcn

    科技快讯、手机开箱、产品体验、应用推荐...