欧盟牵头研发高性能处理器:ARM/RISC-V异构设计、台积电6nm
2020-02-01 14:36:57  出处:快科技 作者:万南 编辑:万南     评论(0)点击可以复制本篇文章的标题和链接

自研处理器似乎开始进入一场与地缘阵营有关的“军备竞赛”。

据外媒报道,欧盟牵头的EPI项目(European Processor Initiative,欧洲处理器倡议)公布了一份较为清晰的路线图。

该项目最早2017年第三季度启动,在多次新增成员并修改技术草案后,第一颗芯片已于去年底流片。

欧盟牵头研发高性能处理器:ARM/RISC-V异构设计、台积电6nm

根据早先公布的信息,该芯片将用于欧盟研制的超级计算机中,采用异构设计,CPU部分为ARM体系,参考方案是Neoverese服务器核心中的“Zeus”迭代而成,匹配DDR5内存,PCIe 5.0接口等

AI运算单元(矢量/张量核心)基于RISC-V体系,支持FP32, FP64, INT8, bfloat16等,匹配HBM存储芯片。

值得一提是,芯片由台积电6nm EUV工艺打造,预计最快2020年内完工并交付量产。

欧盟牵头研发高性能处理器:ARM/RISC-V异构设计、台积电6nm

- THE END -

转载请注明出处:快科技

#ARM#CPU处理器#欧盟#超算#RISC-V

责任编辑:万南

文章价值打分
当前文章打分0 分,共有0人打分
文章观点支持

+0
+0

  • 关注我们

驱动之家 关注驱动之家 微信公众号,每日及时查 看最新手机、电脑、汽车、智能硬件信息
  • 微博

    微博:快科技2018

    快科技(原驱动之家)官方微博
  • 今日头条

    今日头条:快科技

    带来硬件软件、手机数码最快资讯!
  • 抖音

    抖音:快科技 (1770017824)

    科技快讯、手机开箱、产品体验、应用推荐...