正文内容 评论(0

NVIDIA Echelon芯片、架构曝光:10nm巨兽
2012-01-07 15:49:04  出处:快科技 作者:ChrisR 编辑:ChrisR     评论(0)点击可以复制本篇文章的标题和链接

国内硬件网站PCINLIFE的管理员cho于昨日在论坛上公布了一些NVIDIA于几个月前在斯坦福大学展示用的幻灯片,展示了NVIDIA ExaScale计划的核心——Echelon的具体芯片示意图和具体架构等。

NVIDIA Echelon芯片、架构曝光:10nm巨兽

从图上可以看出,Echelon芯片和之前我们报道的相似,各个SM模块独立命名为"NoC"(Network on Chip)通过内部界面,经由L2 Cache和内存控制器与其他SM相互连接。有所不同的是,去年在美国西雅图举行的SC10超级计算大会上NVIDIA首席科学家Bill Dally透露的Echelon含128个SM模块,而在这里变成了256个

其余指标大致相同,每个SM模块里面含8个SM Lane(类似CUDA Core),芯片中间的8个LOC即Latency Processor也就是Project Denver要制造的主要东西。整体芯片面积为17*17约290平方毫米,采用逼近硅芯片极限的10nm制程工艺制造。(看到这里先别说火星,毕竟DARPA给出的时间表是2017/2018年出最终成果)

NVIDIA Echelon芯片、架构曝光:10nm巨兽
CPU核心架构

NVIDIA Echelon芯片、架构曝光:10nm巨兽
SM Lane核心架构(不知道是不是Maxwell)

比起来SC10时,Echelon的双精度浮点运算能力降至16TFLOPS,cho称可能是新的数据没有算上CPU的原因。

NVIDIA Echelon芯片、架构曝光:10nm巨兽
最新的Echelon模块图解

深度解析NVIDIA的三极化战略:Denver和Tegra没关系?
SC10上的Echelon模块图解

深度解析NVIDIA的三极化战略:Denver和Tegra没关系?
SC10的情况:Echelon由128个SM模块和8个Latency Processor组成,后者就是Denver的核心

【本文结束】如需转载请务必注明出处:快科技

责任编辑:

  • 支持打赏
  • 支持0

  • 反对

  • 打赏

文章价值打分

当前文章打分0 分,共有0人打分
  • 分享好友:
  • |
本文收录在
#快讯

  • 热门文章
  • 换一波

  • 好物推荐
  • 换一波

  • 关注我们

  • 微博

    微博:快科技官方

    快科技官方微博
  • 今日头条

    今日头条:快科技

    带来硬件软件、手机数码最快资讯!
  • 抖音

    抖音:kkjcn

    科技快讯、手机开箱、产品体验、应用推荐...