正文内容 评论(0

Intel新计划 80核CPU顶部叠缓存
2007-06-22 15:28:27  出处:快科技 作者:Skyangeles 编辑:Skyangeles     评论(0)点击可以复制本篇文章的标题和链接

在近日举行的Intel一年一度Research@Intel Day 007活动上,除了再次展示Tera Scale 80核每秒两万亿次运算的惊人能力外,Intel开发人员还透露了对此概念处理器的下一步研发计划,即引入半导体堆叠封装技术。

Intel准备在Tera Scale处理器的下一代产品中,一改目前处理器核心与缓存在同一平面上的传统做法,将SRAM缓存叠放在运算核心的顶部。这样做可以将运算核心与缓存间的带宽最大化,同时降低芯片的封装面积,有利于进一步提高频率。

Intel展示了Tera Scale处理器晶圆。图中标号一的部分是80个处理器核心,而标号2则是缓存部分。它们在同一块晶圆上制造,与传统处理器制造的区别在于,封装阶段,它们不再像图中这样平行放置,而是进行叠放。

Intel新计划 80核CPU顶部叠缓存

Intel新计划 80核CPU顶部叠缓存

 

【本文结束】如需转载请务必注明出处:快科技

责任编辑:

  • 支持打赏
  • 支持0

  • 反对

  • 打赏

文章价值打分

当前文章打分0 分,共有0人打分
  • 分享好友:
  • |
本文收录在
#快讯

  • 热门文章
  • 换一波

  • 好物推荐
  • 换一波

  • 关注我们

  • 微博

    微博:快科技官方

    快科技官方微博
  • 今日头条

    今日头条:快科技

    带来硬件软件、手机数码最快资讯!
  • 抖音

    抖音:kkjcn

    科技快讯、手机开箱、产品体验、应用推荐...