正文内容 评论(0)
台积电32nm制程SRAM试产成功
11日,台积电公司在美国华盛顿举行的国际电子元件大会(International Electron Devices Meeting,IEDM)上发表论文,宣布在半导体代工企业中第一个开发出可同时支持模拟和数字集成电路的32nm制程技术。论文中同时指出,台积电已经成功试制出了32nm技术的2Mb SRAM单元,并通过功能验证。
相比Intel、IBM等公司的技术,台积电有自己的独特之处,即他们无需使用高介电常数(High-k)和金属栅极(metal gate)技术,就可以达到32nm制程要求的规格水平。另外,试产的这块高密度SRAM面积仅0.15平方微米,采用193nm浸润式(immersion lithography)双重曝光(double patterning)技术制成。
台积电表示,他们的32nm制程技术具有低能耗、支持模拟和射频、铜导线和低介电常数(low-k)材料导线等优势,非常适合于生产便携产品所需的芯片产品。
本文收录在
#快讯
- 热门文章
- 换一波
- 好物推荐
- 换一波
- 关注我们
-
微博:快科技官方
快科技官方微博 -
今日头条:快科技
带来硬件软件、手机数码最快资讯! -
抖音:kkjcn
科技快讯、手机开箱、产品体验、应用推荐...
